# CIRCUITOS LOGICOS DIGITALES



Universidad Peruana de Ciencias Aplicadas

**Laureate International Universities®** 

## **CONTADORES**

CICLO ACADÉMICO: 2024-I

#### **OBJETIVOS:**

#### Al finalizar este tema, el alumno:

- Conocerá la diferencia entre los contadores asíncronos y síncronos.
- Construirá contadores con un MOD igual o menor a 2<sup>N</sup>.
- Diseñará contadores de secuencia arbitraria.

# CONTADORES ASINCRONOS Y SINCRONOS: INTRODUCCIÓN





## CONTADORES ASINCRONOS: DEFINICIÓN

Son aquellos circuitos secuenciales que usan Flip-Flops (FF) con el fin de contar eventos. Los contadores asíncronos son catalogados así porque la transición de un estado a otro no depende de una señal externa de reloj común entre sus FF; a consecuencia de esto **no** cambian de estado de manera simultáneamente. En los contadores asíncronos, los impulsos a contar no actúan directamente de forma simultánea en la entrada de reloj de todos los FF que lo conforman, sino solo sobre uno de ellos, generalmente el primer FF. A consecuencia de ello, las entradas de reloj de los FF restantes están controladas por la salida del FF que le antecede en la cadena.

## CONTADORES ASINCRONOS DE 2-BITS USANDO FF JK



## CONTADORES ASINCRONOS DE 3-BITS USANDO FF JK



## CONTADORES ASINCRONOS: RETARDO DE PROPAGACIÓN

A los contadores asíncronos se les denomina contadores con propagación o arrastre (Ripple-Counters) de los cambios de estado a través de los FF de la cadena a medida que se cuentan los eventos. A consecuencia de esto, la señal externa de reloj del 1er FF genera un retardo-de-propagación que lo traslada al 2do FF antes que dicho FF pueda ser activado por una señal de disparado. Sucede lo mismo para el 3er FF, 4to FF y así sucesivamente. Por lo tanto, el efecto de la señal externa de reloj se propaga a través de los FFs que contiene el contador tardando un cierto tiempo en disparar el último de los FF.



Este retardo acumulativo que se manifiesta en un contador asíncrono es una de sus mayores desventajas ante muchas aplicaciones, ya que limita la velocidad a la que el contador puede ser sincronizado, y puede dar lugar a problemas de decodificación.

El retardo acumulativo máximo en un contador debe ser menor que al período de la señal externa de reloj.

## CONTADORES ASINCRONOS RETARDO DE PROPAGACIÓN. EJEMPLO

**EJEMPLO 1**: En la siguiente imagen se muestra un contador asíncrono de 4-bits. Cada FF JK es disparado por flanco descendente y tiene un retardo de propagación de 10ns. Dibujar el cronograma de tiempo que muestre la salida Q0, Q1, Q2 y Q3 de cada uno de los FFs y determinar el retardo de propagación total desde el flanco de disparo de la señal externa de reloj hasta que pueda producirse el cambio correspondiente en el estado Q3. Determinar la frecuencia máxima de reloj a la que puede funcionar el contador.



Tiempo de propagación total:

$$t_{p(total)} = 4 \cdot 10ns = 40ns$$

Frecuencia máxima:

$$f_{max} = \frac{1}{t_{n(total)}} = \frac{1}{40ns} = 25MHz$$



**PROPAGACIÓN** 

9

# CONTADORES ASINCRONOS $MOD - 2^n$ : DEFINICIÓN

En un contador asíncrono, el término módulo se refiere al número máximo de estados o cuentas que el contador puede alcanzar antes de reiniciar su cuenta. El *módulo* en un contador asíncrono determina la secuencia de estados y la cantidad de estados diferentes que puede representar. P.e., un contador asíncrono de 3 bits tiene Módulo  $-2^3 =$ Mod – 8 diferentes estados desde 000 hasta 111. Por lo tanto, se puede indicar que un contador asíncrono de 3-bits es de MOD - 8 donde el número de MOD indica la cantidad de estados diferentes que se puede obtener en la secuencia de conteo. Si al contador del ejemplo anterior se le adiciona un 4to FF, la secuencia de estados contaría en binario desde 0000 hasta 1111, un total de  $16 = 2^4$  estados, por lo que se definiría como un contador MOD - 16.

# CONTADORES ASINCRONOS $MOD - 2^n$ : DEFINICIÓN

#### **En general**:

Si un contador asíncrono se compone de n FFs, este tendrá hasta  $2^n$  estados diferentes, de modo que un contador  $MOD - 2^n$  es aquel con la capacidad de contar desde 0 hasta  $(2^n-1)$  luego de lo cual iniciará su cuenta.

# CONTADORES ASINCRONOS CON MOD < 2<sup>n</sup>: DEFINICIÓN

De la definición brindada en las láminas anteriores, el número máximo posible de estados de un contador es  $2^n$ , donde n representa el número de FFs que tiene el contador.

Sin embargo, si se desea diseñar un contador asíncrono con un módulo menor a  $2^n$ , se deberá reducir la capacidad del contador de contar todos sus posibles estados, es decir; no podrá contar todos los eventos en el rango de conteo previsto. La secuencia resultante de un diseño así se denominará secuencia truncada.

# CONTADORES ASINCRONOS CON $MOD < 2^n$ : EJEMPLOS

#### EJEMPLO 2: Diseñar un contador MOD 6 utilizando 3 FF JK.

 $Q_1$ 

Por definición, 3 FF JK tienen la capacidad de generar  $2^n = 2^3 = 8$  secuencias, por lo tanto, el contador es  $Mod - 2^n = Mod - 2^3$ . Sin embargo, si se solicita diseñar un contador MOD-6, se deberá truncar la cuenta en la 6ta secuencia luego de lo cual el contador reiniciará la cuenta



se reiniciará la cuenta.

# CONTADORES ASINCRONOS CON $MOD < 2^n$ : EJEMPLOS

En el ejemplo 2, se diseñó un contador MOD – 6 cuya cuenta va desde hasta 5 (6 cuentas) y al culminar con la 6ta cuenta, casi de inmediato, en una transición temporal (glitch), activará en baja la entrada asíncrona CLEAR. Para ello, se utilizó una puerta NAND de 2 entradas el cual tiene conectada sus entradas y su salida a Q1 y Q2 y CLEAR, respectivamente. Las entradas de la puerta NAND están conectadas con las salidas de los FFs Q<sub>1</sub> y Q<sub>2</sub>, de manera que la salida del NAND pasará a BAJO sólo cuando  $Q_1=Q_2=1$ . Esta condición ocurrirá en glitch del contador, i.e., cuando pasa de la secuencia 101 a la secuencia 110. El estado BAJO en la salida de NAND glitch activará la entrada asíncrona *CLEAR* el cual reiniciará casi al instante el contador (por lo general, luego de unos cuantos ns).

## CONTADORES ASINCRONOS: DIVISOR DE FRECUENCIA

La propiedad de divisor de frecuencia de un contador se refiere a la capacidad de este para dividir la frecuencia de una señal de entrada (típicamente una señal externa de reloj, CLK) por un factor específico. Esto implica que el contador cuenta una cierta cantidad de eventos de entrada antes de cambiar de estado y, por lo tanto, reduce la frecuencia de la señal de salida. Por ejemplo, si la frecuencia del reloj es  $f_{CLK}$ , entonces:

$$f_{Q0} = \frac{f}{2} = \frac{f}{2^{1}}$$
 $f_{Q1} = \frac{f}{4} = \frac{f}{2^{2}}$ 
 $f_{Q2} = \frac{f}{8} = \frac{f}{2^{3}}$ 

Generalizando el análisis anterior, para un contador de n bits de módulo  $MOD - 2^n$ , se tiene la siguiente expresión:

$$f_{sal} = \frac{f_{clk}}{MOD - 2^n}$$

## CONTADORES ASINCRONOS MOD-10, CONTADOR DE DECADA: DEFINICIÓN

Un contador de década es un tipo especial de contador digital que está diseñado para contar en base 10. Esto significa que un contador de decada puede contar hasta 10 estados diferentes, desde 0 hasta 9, antes de reiniciar su cuenta. Las características más resaltantes de un contador de década son:

- Realiza un conteo en Base 10.
- Su salida puede considerarse como codificada a BCD ya que cada digito decimal es representado con 4 bits binarios.
- Posee una secuencia de cuenta que va desde 0 hasta 9.
- Para visualización puede interconectarse con un decodificador BCD a números decimales o a 7 segmentos.
- Puede configurarse para que cuente de manera ascendente o descendente.

# CONTADORES ASINCRONOS MOD-10, CONTADOR DE DECADA $MOD < 2^n$

Por lo general, un contador de década representa un contador de secuencia truncada MOD-10 el cual tiene 10 estados en su secuencia.

Un contador de décadas, cuya secuencia de cuenta inicia desde cero (0000) a nueve (1001), es un contador de décadas BCD, ya que la secuencia de salida o los 10 estados se pueden representar como una salida codificada a BCD.

Este tipo de contadores resulta muy útil en aplicaciones que integran visualizadores ya que estos necesitan decodificar códigos BCD para convertirlos a código decimal.

## CONTADORES ASINCRONOS MOD-10, CONTADOR DE DECADA (MOD)<2<sup>n</sup>

#### EJEMPLO 3: Diseñar un contador de décadas, MOD-10, utilizando FF JK

Una manera de diseñar es truncando un contador MOD-16 para obtener uno de MOD-10. Para ello, será necesario que el contador reinicie su cuenta en el instante posterior a la 10ma secuencia (1010). Es decir, en el instante posterior a la 10ma secuencia, activaremos la entrada asíncrona  $\overline{\it CLEAR}$  con un nivel bajo.



18

**Ejemplo 4**: Determinar el MOD y la frecuencia del FF más significativo del contador que se muestra a continuación.

Por definición, 4 FF JK generan un total de secuencias igual
 M = 2<sup>n</sup> = 2<sup>4</sup> = 16, por lo tanto, el rango de conteo máximo con 4 FF JK será MOD-16 sin embargo, de la imagen, se puede identificar que

 $\overline{CLR} = \overline{Q_DQ_CQ_B}$  además, también se observa que el reinicio de la secuencia se da cuando

 $\overline{CLR} = 0 \rightarrow Q_B = Q_C = Q_D = 1$ Por lo tanto, la secuencia que hace posible esto es la 14va secuencia(MOD-14), es decir:  $Q_DQ_CQ_BQ_A = 1110$ 



Por definición, el FF más significativo tiene una frecuencia de salida  $f_{sal}$  que está definido por la siguiente expresión:

$$f_{sal} = \frac{f_{CLK}}{MOD-14} = \frac{30kHz}{14} = 2.14kHz$$

# CONTADOR ASINCRONO DESCENDENTE 3-BITS USANDO FF JK

TABLA FUNCIONAMIENTO CONTADOR ASINCRONO DESCENDENTE 3-BITS USANDO FF-JK

| SEÑAL EXTERNA<br>CLK | Q2 | Q1 | Q0 |           |
|----------------------|----|----|----|-----------|
| INICIALMENTE         | 0  | 0  | 0  | •         |
| 7 🔻                  | 1  | 1  | 1  |           |
| 6 ▼                  | 1  | 1  | 0  | ⋖         |
| 5 ▼                  | 1  | 0  | 1  | NCI       |
| 4 🔻                  | 1  | 0  | 0  | SECUENCIA |
| 3 ♥                  | 0  | 1  | 1  | SEC       |
| 2 🔻                  | 0  | 1  | 0  |           |
| 1 🔻                  | 0  | 0  | 1  |           |

CLK: Flanco de bajada

CIRCUITO LÓGICO CONTADOR ASINCRONO DESCENDENTE 3 BITS USANDO FF-JK



**NOTA**: todas las entradas J K son 1.

CRONOGRAMA
CONTADOR ASINCRONO DESCENDENTE 3 BITS
USANDO FF-JK



# CONTADOR ASINCRONO 4-BITS IC 74LS93



#### NOTA:

Internamente, J = K = 1Los pines del IC 74LS93 se enumeran entre paréntesis.

### CONTADOR ASINCRONO 4-BITS IC 74LS93 CONFIGURACIÓN MOD-16/MOD-10



CIRCUITO LÓGICO CONTADOR ASINCRONO MOD-16 IC 74LS93



CIRCUITO LÓGICO CONTADOR ASINCRONO MOD-10 IC 74LS93

#### NOTA:

La etiqueta  $CTR \ DIV \ n$  indica un contador de n estados.

#### CONTADOR SINCRONO: DEFINICIÓN

Son aquellos contadores cuyos FFs que la componen cambian de estado al mismo tiempo en respuesta a una entrada externa o señal de disparo (reloj) común, es decir; todos sus FFs están sincronizados con una señal de reloj común. Las características más relevantes de un contador síncrono son las siguientes:

- Realiza el conteo en base 2.
- Sincronismo con la señal de reloj.
- Puede configurarse para que cuente de manera ascendente o descendente.
- Reset síncrono.



## **Ejemplo 5**: Diseñar un contador síncrono MOD-8 utilizando FF-JK

DIAGRAMA DE TRANSICIÓN DE ESTADOS DIAGRAMA DE ESTADOS CONTADOR SINCRONO MOD-8



• Por definición, 3 FF JK generan  $M = 2^n = 2^3 = 8$  secuencias (desde 000 hasta 111), por lo tanto,

el rango de conteo máximo con 3 FF JK será MOD-8.

La secuencia de los estados que adopta este contador síncrono MOD-8 lo podemos representar gráficamente mediante un diagrama de transición de estados o diagrama de estados.

#### TABLA DE TRANSICIÓN DE ESTADOS CONTADOR SINCRONO MOD-8

| Estados |       | stad<br>ictua | Estado<br>siguiente |                |       |       |  |
|---------|-------|---------------|---------------------|----------------|-------|-------|--|
|         | $Q_2$ | $Q_1$         | $\mathbf{Q}_{0}$    | $\mathbf{Q}_2$ | $Q_1$ | $Q_0$ |  |
| E0 ↓    | 0     | 0             | 0                   | 0              | 0     | 1     |  |
| E1 ↓    | 0     | 0             | 1                   | 0              | 1     | 0     |  |
| E2 ↓    | 0     | 1             | 0                   | 0              | 1     | 1     |  |
| E3 ↓    | 0     | 1             | 1                   | 1              | 0     | 0     |  |
| E4 ↓    | 1     | 0             | 0                   | 1              | 0     | 1     |  |
| E5 ↓    | 1     | 0             | 1                   | 1              | 1     | 0     |  |
| E6 ↓    | 1     | 1             | 0                   | 1              | 1     | 1     |  |
| E7 ↓    | 1     | 1             | 1                   | 0              | 0     | 0     |  |

- Utilizando el diagrama de transición de estados o diagrama de estados de la lámina anterior; construimos la tabla de transición de estados del contador síncrono MOD-8
- También definimos la tabla de excitación del FF JK ya que utilizaremos 3-FFs para el diseño del contador.

|          | Q(t) | Q(t+1) | J | K |
|----------|------|--------|---|---|
| <b>↓</b> | 0    | 0      | 0 | X |
| ↓        | 0    | 1      | 1 | X |
| ↓        | 1    | 0      | X | 1 |
|          | 1    | 1      | X | 0 |

#### **NOMENCLATURA:**

CLK: | Flanco descendente

Q(t): Estado actual

Q(t+1): Estado siguiente

#### TABLA DE TRANSICIÓN DE ESTADOS CONTADOR SINCRONO MOD-8 UTILIZANDO FF-JK

|                | stad<br>ctua |       | _ `   | stac<br>uie | _     | $\mathbf{J_2}$ | <b>K</b> <sub>2</sub> | J <sub>1</sub> | K <sub>1</sub> | J <sub>o</sub> | Ko |
|----------------|--------------|-------|-------|-------------|-------|----------------|-----------------------|----------------|----------------|----------------|----|
| Q <sub>2</sub> | $Q_1$        | $Q_0$ | $Q_2$ | $Q_1$       | $Q_0$ |                |                       | •              | •              |                | J  |
| 0              | 0            | 0     | 0     | 0           | 1     | 0              | Χ                     | 0              | Χ              | 1              | Χ  |
| 0              | 0            | 1     | 0     | 1           | 0     | 0              | X                     | 1              | Χ              | Х              | 1  |
| 0              | 1            | 0     | 0     | 1           | 1     | 0              | X                     | X              | 0              | 1              | Χ  |
| 0              | 1            | 1     | 1     | 0           | 0     | 1              | X                     | X              | 1              | Х              | 1  |
| 1              | 0            | 0     | 1     | 0           | 1     | Х              | 0                     | 0              | Χ              | 1              | Χ  |
| 1              | 0            | 1     | 1     | 1           | 0     | Х              | 0                     | 1              | Χ              | Х              | 1  |
| 1              | 1            | 0     | 1     | 1           | 1     | X              | 0                     | X              | 0              | 1              | Χ  |
| 1              | 1            | 1     | 0     | 0           | 0     | X              | 1                     | X              | 1              | Х              | 1  |

Ahora definimos las funciones de las entradas J, K de cada uno de los FFs.
 Dichas funciones o expresiones lógicas tendrán como variables a los estados Q2(MSB), Q1 y Q0(LSB) los cuales definen los estados del contador síncrono MOD-8.

| Q(t) Q(t+1)           | J K |
|-----------------------|-----|
| $0 \longrightarrow 0$ | 0 X |
| 0 → 1                 | 1 X |
| <b>1</b> → <b>0</b>   | X 1 |
| <b>1</b> → <b>1</b>   | X 0 |

K0 = 1

Para hallar las funciones de entradas o expresiones lógicas simplificadas de los FF cómo método de simplificación de funciones se utilizaron K-MAPs

K1=Q0







X

Х

#### **Equivalencias**:

A≡Q2(MSB)

B≡Q1

C≡Q0(LSB)

Finalmente, se construye el circuito lógico diseñado que corresponde a un contador síncrono MOD-8 que utiliza 3 FF JK



#### <u>Ejemplo 6</u>:

#### Diseñar un contador BCD síncrono con FFs JK

• Por definición, 4 FF JK generan un total de  $M=2^n=2^4=16$  secuencias (desde 0000 hasta 1111), por lo tanto, el rango de conteo máximo con 4 FF JK será MOD-16 sin embargo, se solicita un contador síncrono BCD, es decir, un contador con la capacidad de contar desde 0000 hasta 1001. La secuencia de los estados que adopta este contador síncrono MOD-10 lo podemos representar gráficamente mediante un diagrama de transición de estados o diagrama de estados.



#### TABLA DE TRANSICIÓN DE ESTADOS CONTADOR SINCRONO BCD MOD-10

|     | ]              | Estado | actua | l     | Estado siguiente |       |    |       |  |  |  |
|-----|----------------|--------|-------|-------|------------------|-------|----|-------|--|--|--|
|     | Q <sub>3</sub> | $Q_2$  | Qı    | $Q_0$ | Q <sub>3</sub>   | $Q_2$ | Qı | $Q_0$ |  |  |  |
| EO↓ | 0              | 0      | 0     | 0     | 0                | 0     | 0  | 1     |  |  |  |
| E1↓ | 0              | 0      | 0     | 1     | 0                | 0     | 1  | 0     |  |  |  |
| E2↓ | 0              | 0      | 1     | 0     | 0                | 0     | 1  | 1     |  |  |  |
| E3↓ | 0              | 0      | 1     | 1     | 0                | 1     | 0  | 0     |  |  |  |
| E4↓ | 0              | 1      | 0     | 0     | 0                | 1     | 0  | 1     |  |  |  |
| E5↓ | 0              | 1      | 0     | 1     | 0                | 1     | 1  | 0     |  |  |  |
| E6↓ | 0              | 1      | 1     | 0     | 0                | 1     | 1  | 1     |  |  |  |
| E7↓ | 0              | 1      | 1     | 1     | 1                | 0     | 0  | 0     |  |  |  |
| E8↓ | 1              | 0      | 0     | 0     | 1                | 0     | 0  | 1     |  |  |  |
| E9↓ | 1              | 0      | 0     | 1     | 0                | 0     | 0  | 0     |  |  |  |

- Utilizando el diagrama de transición de estados o diagrama de estados de la lámina anterior; construimos la tabla de transición de estados del contador síncrono BCD MOD-10
- También definimos la tabla de excitación de los FFs RS, JK, D & T
- Para el diseño del contador, podemos elegir sólo un tipo de FF o una combinación de estos.

|    | RS               |   |   |  |    | JK               |   |   |  |    | D                |   |    | T                |   |
|----|------------------|---|---|--|----|------------------|---|---|--|----|------------------|---|----|------------------|---|
| Qt | Q <sub>t+1</sub> | R | S |  | Qt | Q <sub>t+1</sub> | J | K |  | Qt | Q <sub>t+1</sub> | D | Qt | Q <sub>t+1</sub> | T |
| 0  | 0                | Х | 0 |  | 0  | 0                | 0 | Х |  | 0  | 0                | 0 | 0  | 0                | 0 |
| 0  | 1                | 0 | 1 |  | 0  | 1                | 1 | Х |  | 0  | 1                | 1 | 0  | 1                | 1 |
| 1  | 0                | 1 | 0 |  | 1  | 0                | Χ | 1 |  | 1  | 0                | 0 | 1  | 0                | 1 |
| 1  | 1                | 0 | X |  | 1  | 1                | X | 0 |  | 1  | 1                | 1 | 1  | 1                | 0 |

#### **NOMENCLATURA:**

CLK: ↓ Flanco descendente

Q(t): Estado actual

Q(t+1): Estado siguiente

TABLA DE EXITACIÓN FFs

#### TABLA DE TRANSICIÓN DE ESTADOS CONTADOR SINCRONO MOD-8 UTILIZANDO FF-JK

| E              | stado | actua | al             | Es             | tado s | iguiei | nte            |                | E              | ntrad          | las a l        | os bie         | stable | s              |                |
|----------------|-------|-------|----------------|----------------|--------|--------|----------------|----------------|----------------|----------------|----------------|----------------|--------|----------------|----------------|
| Q <sub>3</sub> | $Q_2$ | Qı    | Q <sub>0</sub> | Q <sub>3</sub> | $Q_2$  | Qı     | Q <sub>0</sub> | J <sub>3</sub> | K <sub>3</sub> | J <sub>2</sub> | K <sub>2</sub> | J <sub>1</sub> | Kı     | J <sub>0</sub> | K <sub>0</sub> |
| 0              | 0     | 0     | 0              | 0              | 0      | 0      | 1              | 0              | X              | 0              | X              | 0              | X      | 1              | X              |
| 0              | 0     | 0     | 1              | 0              | 0      | 1      | 0              | 0              | X              | 0              | X              | 1              | X      | X              | 1              |
| 0              | 0     | 1     | 0              | 0              | 0      | 1      | 1              | 0              | X              | 0              | X              | X              | 0      | 1              | X              |
| 0              | 0     | 1     | 1              | 0              | 1      | 0      | 0              | 0              | X              | 1              | X              | X              | 1      | X              | 1              |
| 0              | 1     | 0     | 0              | 0              | 1      | 0      | 1              | 0              | X              | X              | 0              | 0              | X      | 1              | X              |
| 0              | 1     | 0     | 1              | 0              | 1      | 1      | 0              | 0              | X              | X              | 0              | 1              | X      | X              | 1              |
| 0              | 1     | 1     | 0              | 0              | 1      | 1      | 1              | 0              | X              | X              | 0              | X              | 0      | 1              | X              |
| 0              | 1     | 1     | 1              | 1              | 0      | 0      | 0              | 1              | X              | X              | 1              | X              | 1      | X              | 1              |
| 1              | 0     | 0     | 0              | 1              | 0      | 0      | 1              | X              | 0              | 0              | X              | 0              | X      | 1              | X              |
| 1              | 0     | 0     | 1              | 0              | 0      | 0      | 0              | X              | 1              | 0              | X              | 0              | X      | X              | 1              |

- Ahora definimos las funciones de las entradas J K de cada uno de los FFs.
- Dichas funciones o expresiones lógicas tendrán como variables a los estados Q3(MSB), Q2, Q1 y Q0(LSB) que definen al contador síncrono BCD MOD-10.

| Q(t) Q(t+1)         | J K |
|---------------------|-----|
| 0 → 0               | 0 X |
| 0 → 1               | 1 X |
| 1 → 0               | X 1 |
| <b>1</b> → <b>1</b> | X 0 |

Para hallar las funciones de entradas o expresiones lógicas simplificadas de los FF se utilizó el método de simplificación de funciones K-MAP.



Finalmente, se construye el circuito lógico del contador síncrono BCD MOD-10 utilizando 4 FF JK. Se adicionó un DECO BCD a visualizador 7-segmentos para mejor visualización de la secuencia.

